
Add to Cart
1. 概説
LPC2364/66/68マイクロ制御回路は16ビット/32ビットARM7TDMI-S CPUにとの基づいています
埋め込まれるの512までkbとマイクロ制御回路を結合する実時間模範化
高速フラッシュ・メモリ。128ビット広い記憶インターフェイスおよび独特な加速装置
建築は最高のクロック レートで32ビット コード実行を可能にします。重大のため
割り込みサービス・ルーチンおよびDSPのアルゴリズムのこれの性能は性能を高めます
親指モードに30%まで。重大なコード サイズの適用のため、16ビット代わり
親指モードはコードをによって最低の性能の罰との30%以上減らします。
LPC2364/66/68は多目的シリアル通信適用にとって理想的です。それら
10/100のイーサネット媒体のアクセスのコントローラーを組み込んで下さい(MAC)のUSBの全速力装置
4 kbの終点のRAMを使うと、4つのUARTs、2はチャネル、SPIインターフェイス、2できます
同期シリアル ポート(SSP)、3つのI2CインターフェイスおよびI2Sインターフェイス。このブレンドの
シリアル通信インターフェイスはオン破片と4つのMHzの内部発振器を結合しました、
32 kbのSRAM、イーサネットのための16 kb SRAM、USBのための8 kbまでSRAMおよび概要
kb電池式SRAMがこれらの装置を非常によく作る2とともに使用を、意図して下さい
コミュニケーション出入口およびプロトコル・コンバータに適される。さまざまな32ビット タイマー
改良された10ビットADC、10ビットDAC、1つのPWMの単位、缶の制御装置、および速い70まで
12までのGPIOラインは研ぎますまたは水平で敏感な外部割込み機構ピンはこれらを作ります
産業制御および医学システムのために適したマイクロ制御回路特に。
2. を特色にします
72までのMHzで動く♦ ARM7TDMI-Sプロセッサ。
(ISP)をプログラムする内部システムとの512 kbのオン破片のフラッシュ プログラム記憶までの♦
(IAP)の機能をプログラムする内部適用。抜け目がないプログラム記憶は腕にあります
高性能CPUのアクセスのためのローカル バス。
♦高性能CPUのアクセスのための腕のローカル バスのSRAMの8/32 kb。
イーサネット インターフェイスのための♦ 16のkb SRAM。また一般目的SRAMとして使用することができます。
USBによって入手しやすいまた一般目的DMAの使用のための♦ 8のkb SRAM。
同時イーサネットDMA、USB DMAを、提供する♦二重AHBのシステム
それらの機能間の競合無しのオン破片のフラッシュからのプログラム実行。A
バス橋はイーサネットDMAが他のAHBサブシステムにアクセスするようにします。
♦は32までの方向を変えられた割り込みを支える方向を変えられた割り込みコントローラを進めました。
SSPの連続と使用することができる♦の一般目的AHB DMAコントローラー(GPDMA)
記憶に記憶のためのインターフェイス、I2Sの港およびSD/MMCカード港、また
移動。
3. 適用
♦産業制御
♦医学システム
♦のプロトコル・コンバータの
♦コミュニケーション