Anterwell Technology Ltd.

Anterwell Technology Ltd. Large Original stock of IC Electronics Components, Transistors, Diodes etc. High Quality, Reasonable Price, Fast Delivery.

Manufacturer from China
サイト会員
10 年
ホーム / 製品 / Electronic IC Chips /

スパルタ 3 FPGA 家族集積回路チップ完全なデータ シート XC3S400 4PQG208C

企業との接触
Anterwell Technology Ltd.
シティ:shenzhen
省/州:guangdong
国/地域:china
連絡窓口:MissSharon Yang
企業との接触

スパルタ 3 FPGA 家族集積回路チップ完全なデータ シート XC3S400 4PQG208C

最新の価格を尋ねる
型式番号 :XC3S400-4PQG208C
原産地 :元の工場
最低順序量 :5 袋
支払の言葉 :トン/ Tは、ウェスタンユニオン、ペイパル
供給の能力 :3500pcs
受渡し時間 :1 日
包装の細部 :細部については私に連絡して下さい
内部供給電圧 :– 0.5から1.32ボルト
補助供給電圧 :– 0.5から3.00ボルト
出力運転者の供給電圧 :– 0.5から3.75ボルト
接合部温度VCCO < 3.0V :125 °C
接合部温度VCCO > 3.0V :105 °C
保存温度 :– 65 150 °C
more
企業との接触

Add to Cart

類似の動画を探す
製品の説明を表示

 
Spartan™-3 FPGA家族:データ用紙を完了して下さい
 
特徴
•非常に安価、大量の、消費者志向の適用のための高性能論理の解決
 - 74,880個の論理の細胞高い密度
 - 3つの力の柵:中心(1.2V)、I/Os (1.2Vへの3.3Vのため)、および補助目的(2.5V)
•SelectIO™シグナリング
 - 784までの入力/出力ピン
 -入力/出力ごとの622 Mb/sのデータ転送率
 - 18の片端接地信号の標準
 - LVDS、RSDSを含む6つの差動入力/出力の標準
 -ディジタル式のインピーダンスによる終了
 - 1.14Vから3.45Vまで及ぶ信号の振動
 -データ転送速度の(DDR)二重サポート
•論理資源
 -シフト レジスタの機能の豊富な論理の細胞
 -広い多重交換装置
 -速い先読みは論理を運びます
 -熱心な18 x 18の乗数
 - IEEE 1149.1/1532と互換性があるJTAGの論理
•SelectRAM™の階層的な記憶
 -総ブロックのRAMの1,872までKbits
 -合計分散RAMの520までKbits
•デジタル時計のマネージャー(4までDCMs)
 -時計の斜めの除去
 -頻度統合
 -高リゾリューション段階の移動
•8つの全体的な時計ラインおよび豊富な旅程
•Xilinx ISEの開発機構によって十分に支えられて
 -統合、地図を描くこと、配置および誘導
•MicroBlaze™プロセッサ、PCIおよび他の中心
•Pbなしの包装の選択
•ローパワー スパルタ式3L家族および自動車スパルタ式3 XA家族の選択
 
DCの電気特徴
このセクションでは、指定は前進、予備、または生産として示されるかもしれません。これらの言葉は次の通り定義されます:
 
前進:頭文字の見積もりは他の家族の特徴からのシミュレーション、早い性格描写、および/または外挿に基づいています。価値は変更に応じてあります。生産のための見積もりとして使用、ない。
 
予備:性格描写に基づく。それ以上の変更は期待されません。
 
生産:これらの指定はケイ素が多数の生産のロットに特徴付けられたら公認です。パラメータ値は期待される未来の変更無しで安定した考慮されます。
 
すべての変数限界は最悪の場合の供給電圧および接合部温度の状態の代表です。次は通知がなければ適用します:このモジュールで出版されるパラメータ値はすべてのSpartan™-3装置に適用します。ACおよびDC特徴は商業および産業等級のために同じ数を使用して指定されます。電圧を表すすべての変数はGNDに関して測定されます。
 
ある指定は1つ以上修正のための異なった価値を死にますリストします。すべての現在利用できるスパルタ式3装置は修正0として分類されます。このモジュールへの未来の更新は必要とされるに応じてそれ以上を修正死にます導入します。
 
特定のスパルタ式3 FPGAがこのデータ用紙と機能的挙動か電気特徴で異なれば、それらの相違は別の誤り文書で記述されています。スパルタ式3のFPGAsのための誤り文書は生きている文書で、オンラインで手続きできます。
 
このモジュールのすべての指定はまたスパルタ式3L家族(スパルタ式3家族のローパワー版)に適用します。あらゆる相違のためのスパルタ式3Lのデータ用紙(DS313)を参照して下さい。
 
表1:絶対最高評価

 記号    記述            条件   分  最高 単位
 VCCINT 内部供給電圧   – 0.5  1.32  V
 VCCAUX 補助供給電圧   – 0.5  3.00  V
 VCCO 出力運転者の供給電圧   – 0.5  3.75  V
 VREF 入力参照の電圧   – 0.5VCCO + 0.5(3)  V

 V(2)
 
 

 すべてのユーザー入力/出力ピンおよび二重目的ピンに適用される電圧

 高インピーダンス状態の運転者
 
 
 

  – 0.5VCCO + 0.5(3)  V
 すべての熱心なピンに適用される電圧  – 0.5VCCAUX+ 0.5(4)  V

 VESD
 
 
 

 静電放電の電圧
 
 
 

人体モデル XC3S50 -1500 +1500  V
 他 -2000 +2000  V
 満たされた装置モデル -500  +500  V
 機械モデル XC3S50、XC3S400、XC3S1500 -200  +200  V
 TJ 接合部温度 VCCO< 3=""> --  125  °C
 VCCO > 3.0V  --  105  °C
 TSTG 保管温度  -65  150  °C

注:
1. 絶対最高評価の下にリストされているそれらを越える圧力は装置への永久的な損害を与えるかもしれません。これらは圧力の評価だけです;これらの装置または推薦された作動条件の下にリストされているそれらを越える他のどの条件のも機能操作は意味されません。長時間の絶対最高評価の条件への露出は不利に装置信頼性に影響を与えます。
 
2. 一般に、VINの限界は信号のDCおよびAC部品両方に適用します。簡単な適用解決は利用できますことショー オーバーシュート/undershootを扱い、またPCIの承諾を達成する方法を。次のアプリケーション ノートを参照して下さい:「Virtex-IIのプロ設計の3.3V入力/出力の指針」を使用して「Virtex-II Pro™およびスパルタ式3 3.3V PCIの参照の設計」(XAPP653)および(XAPP659)。
 
3. 準銀行のVCCO力の柵からのすべてのユーザー入力/出力および二重目的ピン(DIN/D0、D1-D7、CS_B、RDWR_B、BUSY/DOUTおよびINIT_B)引くこと力。VINの最大限に合うことはこれらのピンのそれぞれとVCCOの柵の間にある内部ダイオードの接続点がつかないことを保障します。表5は最大限を定めるのに使用されるVCCOの範囲を指定したものです。VCCOが最高にあるとき操作レベル(3.45V)、最高VINをです3.95V推薦しました。酸化物の圧力を避ける最高の電圧はVINX = 4.05Vあります。VINの最高の指定が合われる限り、酸化物の圧力は可能ではないです。
 
4. すべての熱心なピン(M0-M2、CCLK、PROG_B、HSWAP_EN、TCK、TDI、TDOおよびTMSされる)はVCCAUXの柵(2.5V)から力を引きます。VINの最大限に合うことはこれらのピンのそれぞれとVCCAUXの柵の間にある内部ダイオードの接続点がつかないことを保障します。表5は最大限を定めるのに使用されるVCCAUXの範囲を指定したものです。VCCAUXが最高によって推薦される操作レベル(2.625V)にある時、最高VIN < 3=""> 
5. はんだ付けする指針のために、「装置」をwww.xilinx.com/bvdocs/userguides/ug112.pdfの包装および熱特徴見て下さい。

お問い合わせカート 0