
Add to Cart
デジタル ・ シグナル ・ プロセッサ
* 強力な 16 ビット TMS320C5x CPU
* 20-25-35-、50 ns シングル サイクル
5 V 動作の命令実行時間
* 25 ・ 40 ・ 50 ns シングル サイクルの命令
3 V 動作の実行時間
シングル火力 16 × 16 ビットの乗算/加算
* 224 K × 16 ビット最大アドレス
外部メモリ空間 (64 K のプログラム、64 K
32 K や 64 K I/O、データ グローバル)
* 2 K、4 K、8 K、16 K、32 K × 16 ビット シングル-アクセス
内蔵プログラム ROM
* 1 K、3 K、6 K、9 K × 16 ビット シングル-アクセス
チップ上のプログラム/データ RAM (サラム)
* 1 K デュアル アクセス チップのプログラム/データ
RAM (DARAM)
ための双同期シリアル ポート
コーダ/デコーダー インターフェイス
* 時間分割多重 (TDM) シリアル ポート
* ハードウェアまたはソフトウェアの待機状態の生成機能
* チップの制御操作のタイマー
* プログラム空間の効率的な利用のための手順を繰り返します
* バッファー内のシリアル ポート
* ホスト ポート インターフェイス
* 複数フェーズ ロック ループ (PLL)
クロック オプション (× 1、× 2、× 3、× 4、× 5、× 9 デバイスに応じて)
* ブロック移動データ/プログラム管理
* チップのスキャン ベースのエミュレーション ロジック
* 境界スキャン
* 5 つのパッケージ オプション
-100 ピンのクワッド フラット パッケージ (PJ サフィックス)
-100 ピン薄型クワッド フラット パッケージ (PZ サフィックス)
-128 ピン薄型クワッド フラット パッケージ (PBK サフィックス)
-132 ピン クワッド フラット パッケージ (PQ サフィックス)
-144 ピン薄型クワッド フラット パッケージ (PGE サフィックス)
* 低消費電力とパワー ダウン モード。
-47 mA (2.35 mA/MIP) 5 V、40 MHz のクロック (平均)
-23 mA (1.15 mA/MIP) 3 V、40 MHz のクロック (平均)
-10 mA 5 V、40 MHz のクロック (IDLE1 モード)
-3 mA 5 V、40 MHz のクロック (IDLE2 モード)
-5 5 μ A V、クロック (IDLE2 モード) をオフ
高性能スタティック CMOS 技術
* IEEE 標準 1149.1† テスト ・ アクセス ・ ポート (JTAG)
説明
テキサス ・ インスツル メンツ (TITM) TMS320 デジタル シグナル プロセッサ (Dsp) の TMS320C5x 世代はスタティック CMOS 集積回路技術の製造します。建築のデザインは、以前の TI DSP、TMS320C25 の時に基づいています。高度なハーバード ・ アーキテクチャ、オンチップ周辺機器、オンチップ メモリ、および専門性の高い命令セットの組み合わせは、運用の柔軟性の基礎や速度、' C5x‡ デバイス。彼らは毎秒 (MIPS) 最大 5000 万の命令を実行します。
' C5x デバイスは、これらの利点を提供します。
TMS320C50、TMS320LC50、TMS320C51、TMS320LC51、TMS320C53、TMS320LC53
PQ パッケージ
(上面図)
動作周囲温度範囲 (限り時) の絶対最大定格 ('320C5x のみ) †
電源電圧 VDD (注 3 を参照).....................................-7 V に 0.3 V。
Input voltage range, VI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .– 0.3 V to 7 V
Output voltage range, VO . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .-0.3 V 7 V
動作周囲温度範囲、TA .-40 ° C から 85 ° C
Operating case temperature, TC . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 0 ° C ~ 85 ° C
保存温度範囲、Tstg .......................................... – 55 ° C ~ 150 ° C
†「絶対最大定格」の下でリストアップしたもの以外の応力デバイスに恒久的な損傷があります。これらは、これらのデバイスの応力評価だけで、機能的な動作または「推奨動作条件」の下で示されている以外他の条件を明示しない場合。長期間の絶対最大定格条件への露出はデバイスの信頼性に影響を与えます。
注 3: すべての電圧値は VSSに関してです。
推奨動作条件 ('320C5x のみ)
最小公称最大 | ユニット | ||
VDD電圧 | 4.75 5 5.25 | V | |
SSの電源電圧を V | 0 | V | |
VIHレベル入力電圧 | X2/CLKIN、CLKIN2 | 3 VDD + 0.3 | V |
CLKX、CLKR、TCLKX、TCLKR | 2.5 VDD + 0.3 | V | |
他のすべての入力 | 2 VDD + 0.3 | V | |
IL低レベル入力電圧 V | X2/CLKIN、CLKIN2、CLKX、CLKR、TCLKX、TCLKR | – 0.3 0.7 | V |
他のすべての入力 | – 0.3 0.8 | V | |
私「ああ高レベル出力電流 (注 4 参照) | -300‡ | Μ A | |
私OL低レベル出力電流 | 2 | mA | |
TCオペレーティング ケース温度 | 0 85 | ° C | |
TA動作周囲温度範囲 | –40 85 | ° C |
‡ このタッド出力 TDM シリアル ポートで 1 kΩ プルダウン抵抗器を使用するときだよ超過することができますただし、この出力はまだこれらの条件の下で Vああ仕様を満たしています。
注 4: テスト負荷回路を図 9 に示し、図 10 と図 11 参照電圧を表示します。