
Add to Cart
特徴
高性能■第二世代MAX®の建築に基づくEEPROMベースのプログラム可能な論理回路(PLDs)
MAX 7000S装置で利用できるIEEE Std. 1149.1共同テスト アクション・グループの(JTAG)作り付けのインターフェイス– IEEE Std. 1532と互換性があるISPの回路部品を通した■ 5.0-V内部システム プログラム可能性(ISP)
■は5.0-V MAX 7000装置および5.0-V ISPベースのMAX 7000Sの装置を含んでいます
■ 128またはより多くのmacrocellsが付いているMAX7000S装置の作り付けJTAG境界スキャン テスト(BST)の回路部品
600から5,000の使用可能なゲートまで及ぶ論理密度の■完全なEPLDの家族(表1および2)を見て下さい
■ 5 nsピンにピン論理は175.4 MHz反対の頻度までと遅れます(を含む結合)
利用できる■のPCI迎合的な装置
図1. EPM7032、EPM7064及びEPM7096装置ブロック ダイヤグラム
設計保証
かまれるすべてのMAX 7000装置はプログラム可能な保証をこと装置にプログラムされるデータへの制御アクセス含んでいます。このビットがプログラムされるとき、装置で実行される専有設計はコピーされるか、または取り出すことができません。この特徴はEEPROMの細胞内のプログラムされたデータが見えないので設計保証の高レベルを提供します。保証は装置がプログラムし直されるときだけ制御この機能、また他のプログラムされたデータがすべて、再調節されることかみました。