
Add to Cart
LSB DNL の集積回路の破片 MCP4922-E-SL 12 ビット DAC SPI ⑩インターフェイス
ブロック ダイヤグラム
特徴
• 12 ビット決断
• ±0.2 LSB DNL (typ)
• ±2 LSB INL (typ)
• 単一かデュアル・チャネル
• 柵に柵の出力
• サポート 20 の MHz のの SPI™インターフェイス時計
• 二重 DACs w/LDAC の同時に掛け金を降ろすこと
• 4.5 の µs の速い演算時間
• 選択可能な単一性または 2x 利益出力
• 450 の kHz の乗数モード
• 外的な VREF の入力
• 5.5V 単一供給操作への 2.7V
• 延長温度較差: -40°C への +125°C
適用
• セット・ポイントかオフセットのトリミング
• センサーの口径測定 • ディジタル式の乗数/ディバイダー
• 携帯用器械使用(電池式)
• モーター フィードバック ループ制御
記述
Microchip Technology Inc. MCP492X は 2.7 – 5.5V、ローパワー、低い DNL の任意 2x バッファ出力および SPI インターフェイスが付いている 12 ビット デジタル アナログ変換器(DACs)です。
信号の口径測定か補償が(温度、圧力および湿気のような)要求される産業適用に高精度な、低雑音の性能を提供する MCP492X は DACs です。
MCP492X は延長温度較差および PDIP、SOIC、MSOP および TSSOP のパッケージで利用できます。 MCP492X 装置は低い DNL の間違いの固有の利点の抵抗ひもの建築を、低い比率のメートル温度係数利用し、演算時間絶食します。 これらの装置は延長温度較差に指定されます。 MCP492X は doublebuffered 入力を含んでいて、同時更新を LDAC ピンを使用して許可します。 これらの装置はまた信頼できるパワーアップを保障するために調整の (POR) 回路パワーの a を織込んでいます。
1.0 電気特徴の絶対最高評価の†
VDD ................................................................................. 6.5V
すべての入出力 w.r.t ............. AVSS – 0.3V への VDD+0.3V
入力の流れは............................... ±2 mA をピンで止めます
供給の流れは............................................... ±50 mA をピンで止めます
出力の流れは............................................... ±25 mA をピンで止めます
保管温度..................................... - 65°C への +150°C
包囲された臨時雇用者。 力を使って +125°C への適用された................ - 55°C
すべてのピン........... ≥の ESD の保護 4 つの kV (HBM)、≥ 400V (MM)
最高の接合部温度 (TJ) .......................... +150°C
†の通知: 「最高の評価の下に」リストされているそれらの上の圧力は装置への永久的な損害を与えるかもしれません。 これは評価するただ圧力であり、それらの装置またはこの指定の操作上のリストで示されるそれらの上の他のどの条件のも機能操作は意味されません。 長期の最高の評価の条件への露出は装置信頼性に影響を与えるかもしれません。
図 2-11: MCP4921 IDD 対包囲された図 2-14: MCP4922 IDD 対周囲温度および VDD。 温度および VDD。
図 2-12: MCP4921 IDD のヒストグラム(VDD = 2.7V)。 図 2-15: MCP4922 IDD のヒストグラム(VDD = 2.7V)。
図 2-13: MCP4921 IDD のヒストグラム(VDD = 5.0V)。 図 2-16: MCP4922 IDD のヒストグラム(VDD = 5.0V