ICの電子部品テキサス・インスツルメント/TI TMS320F2812ZAYA
CPU |
C28x |
頻度(MHz) |
150 |
フラッシュ・メモリ(KB) |
256 |
RAM (KB) |
36 |
ADCの決断 |
12ビット |
総処理(MIPS) |
150 |
特徴 |
2ピン発振器、32ビットCPUのタイマー、外的な記憶インターフェイス、ウォッチドッグ タイマー |
UART |
2 |
缶(#) |
1 |
シグマ デルタ フィルター |
0 |
PWM (CH) |
16 |
- 高性能静的なCMOSの技術
- 150のMHz (6.67 nsサイクル時間)
- ローパワー(150のMHzの135のMHz、1.9-V中心の1.8-V中心、3.3-V入力/出力)設計
- JTAGの境界スキャン サポート
- IEEEの標準1149.1-1990のIEEE標準的なテスト アクセス ポートおよび境界スキャン建築
- 高性能32ビットCPU (TMS320C28x)
- 16 × 16および32の× 32 MAC操作
- 16 × 16二重MAC
- ハーバード バス建築
- 原子動作
- 速い割り込み応答および処理
- 統一された記憶プログラミング モデル
- 4Mの線形プログラム/データ・アドレスの範囲
- Code-efficient (C/C++およびアセンブリで)
- 互換性があるTMS320F24x/LF240xプロセッサのソース コード
- オン破片の記憶
- まで128K × 16のフラッシュ(4つの8K × 16および6の16K × 16のセクター)
- 1K × 16 OTP ROM
- L0およびL1:4K ×の2つのブロック16各単一アクセスのRAM (SARAM)
- H0:8K ×の1つのブロック16 SARAM
- M0およびM1:1K ×の2つのブロック16各SARAM
- ブーツROM (4K × 16)
- ソフトウェア ブーツ モードを使って
- 標準的な数学のテーブル
- 外部インタフェース(F2812)
- 1Mの× 16の総記憶に
- プログラム可能な待ち状態
- プログラム可能な読み書きストロボのタイミング
- 3個々の破片は選ぶ
- Endianness:endian少し
- 時計およびシステム制御
- オン破片の発振器
- ウォッチドッグ タイマー モジュール
- 3つの外部割込み機構
- 45の周辺割り込みを支える周辺割り込み拡張(パイ)のブロック
- 3つの32ビットCPUのタイマー
- 128ビット保証キー/ロック
- flash/OTPおよびL0/L1 SARAMを保護する
- ファームウェア逆工学を防ぐ
- 運動制御ペリフェラル
- 2人のでき事のマネージャー(エヴァ、EVB)
- 240xA装置に互換性がある
- シリアル ポート ペリフェラル
- 連続周辺機器インターフェイス(SPI)
- 2つのシリアル通信 インターフェイス(SCIs)、標準的なUART
- 高められたコントローラー区域ネットワーク(eCAN)
- 多重チャンネルの緩衝されたシリアル ポート(McBSP)
- 12ビットADCの16のチャネル
- 2 × 8チャネルの入力多重交換装置
- Sample-and-Hold 2
- 単一/同時転換
- 速い換算値:80 ns/12.5 MSPS
- 56までの一般目的入力/出力(GPIO)ピン
- 高度の模範化の特徴
- 分析および中断点機能
- リアルタイムはハードウェアでデバッグする
- 開発ツールは含んでいる
- ANSI C/C++の編集者/アセンブラー/リンカ
- Studio™ IDEコード作曲家
- DSP/BIOS™
- JTAGスキャン コントローラー
- IEEEの標準1149.1-1990のIEEE標準的なテスト アクセス ポートおよび境界スキャン建築
- ローパワー モードおよび力の節約
- 、スタンバイ遊んでいる、停止モードは支えた
- 個々の周辺時計を不具にしなさい
- パッケージの選択
- 外的な記憶インターフェイス(GHH、ZHH)との179ボールMicroStar BGA™ (F2812)
- 外的な記憶インターフェイス(PGF)が付いている176ピン控えめなクォードFlatpack (LQFP) (F2812)
- 外的な記憶インターフェイス(PBK) (F2810のない128ピンLQFP、F2811)
- 温度の選択
- :– 40°Cへの85°C (GHH、ZHH、PGF、PBK)
- S:– 40°Cへの125°C (GHH、ZHH、PGF、PBK)
- Q:– 40°Cへの125°C (PGF、PBK) (自動車適用のためのAEC-Q100資格)